auliansyah1
SIMBOLAda tiga simbol untuk gerbang AND: Amerika ( ANSI atau 'militer') simbol dan IEC ('Eropa' atau 'persegi panjang') simbol, serta usang DIN simbol. Untuk informasi lebih lanjut lihat Simbol Gerbang Logika . DAN ANSI.svg DAN IEC.svg DAN DIN.svgMIL / ANSI Simbol IEC Simbol DIN SimbolGerbang DAN dengan input A dan B dan C keluaran mengimplementasikan ekspresi logika C = A \ cdot B . IMPLEMENTASI
NMOS gerbang AND Sebuah gerbang AND biasanya dirancang menggunakan N-channel (foto) atau P-channel MOSFET . Input digital dan b menyebabkan F output untuk memiliki hasil yang sama seperti fungsi AND. AlternatifJika tidak ada spesifik gerbang AND yang tersedia, satu dapat dibuat dari gerbang NAND atau NOR, karena gerbang NAND dan NOR dianggap sebagai "gerbang universal," [1] yang berarti bahwa mereka dapat digunakan untuk membuat semua yang lain. XOR Gates juga dapat digunakan untuk mensimulasikan DAN fungsi, tetapi jarang digunakan untuk melakukannya.
Gerbang OR SIMBOLAda tiga simbol untuk gerbang OR: Amerika (ANSI atau 'militer') simbol dan IEC ('Eropa' atau 'persegi panjang') simbol, serta usang DIN simbol. Untuk informasi lebih lanjut lihat Simbol Gerbang Logika . ATAU ANSI Labelled.svg IEC OR.svg ATAU DIN.svgMIL / ANSI Simbol IEC Simbol DIN Simbol
Ini skema diagram menunjukkan susunan gerbang OR dalam sirkuit terpadu CMOS standar 4071. HARDWARE DESKRIPSI DAN PINOUTATAU Gates adalah gerbang logika dasar, dan karena itu mereka tersedia dalam TTL dan CMOS IC keluarga logika . The 4000 seri standar CMOS IC adalah 4071, yang mencakup empat independen dua-input gerbang OR. Versi TTL tradisional adalah 7432. Ada cabang banyak dari 7432 asli gerbang OR. Semua memiliki pinout yang sama tetapi berbeda arsitektur internal, yang memungkinkan mereka untuk beroperasi di rentang tegangan yang berbeda dan / atau pada kecepatan lebih tinggi. Selain 2-input OR Gate, 3 standar - Input 4-dan OR Gates juga tersedia. Dalam serial CMOS, yaitu: 4075: Triple 3-input OR Gerbang4072: 4 Input-Ganda OR GerbangVariasi TTL meliputi: 74LS32: Quad 2-input gerbang OR (daya rendah Schottky versi)74HC32: Quad 2-input gerbang OR (High Speed CMOS versi) - memiliki konsumsi arus yang lebih rendah / rentang Tegangan lebih luas74LVC32: tegangan rendah versi CMOS yang sama.HARDWARE BAHASA DESKRIPSImodul (a, b, c); masukan a, b, output c, atau (c, a, b) end; IMPLEMENTASINMOS ATAU gate.png
CMOS OR Gerbang Alternatif Gerbang OR Dibangun Hanya Menggunakan NAND GatesJika tidak ada spesifik gerbang OR yang tersedia, satu dapat dibuat dari gerbang NAND dalam konfigurasi di bawah ini. Setiap gerbang logika dapat dibuat dari kombinasi dari gerbang NAND WIRED-OR
Kabel gerbang OR dengan menggunakan kolektor terbuka gerbang NORDengan aktif rendah kolektor terbuka output logika, seperti yang digunakan untuk sinyal kontrol dalam banyak sirkuit, OR fungsi dapat diproduksi oleh kabel bersama-sama beberapa output. Susunan ini disebut kabel OR. Implementasi OR fungsi biasanya juga ditemukan dalam sirkuit terpadu N atau P-jenis proses transistor saja.
NMOS gerbang AND
Sebuah gerbang AND biasanya dirancang menggunakan N-channel (foto) atau P-channel MOSFET . Input digital dan b menyebabkan F output untuk memiliki hasil yang sama seperti fungsi AND. AlternatifJika tidak ada spesifik gerbang AND yang tersedia, satu dapat dibuat dari gerbang NAND atau NOR, karena gerbang NAND dan NOR dianggap sebagai "gerbang universal," [1] yang berarti bahwa mereka dapat digunakan untuk membuat semua yang lain. XOR Gates juga dapat digunakan untuk mensimulasikan DAN fungsi, tetapi jarang digunakan untuk melakukannya.
Gerbang OR
SIMBOLAda tiga simbol untuk gerbang OR: Amerika (ANSI atau 'militer') simbol dan IEC ('Eropa' atau 'persegi panjang') simbol, serta usang DIN simbol. Untuk informasi lebih lanjut lihat Simbol Gerbang Logika . ATAU ANSI Labelled.svg IEC OR.svg ATAU DIN.svgMIL / ANSI Simbol IEC Simbol DIN Simbol
Ini skema diagram menunjukkan susunan gerbang OR dalam sirkuit terpadu CMOS standar 4071. HARDWARE DESKRIPSI DAN PINOUTATAU Gates adalah gerbang logika dasar, dan karena itu mereka tersedia dalam TTL dan CMOS IC keluarga logika . The 4000 seri standar CMOS IC adalah 4071, yang mencakup empat independen dua-input gerbang OR. Versi TTL tradisional adalah 7432. Ada cabang banyak dari 7432 asli gerbang OR. Semua memiliki pinout yang sama tetapi berbeda arsitektur internal, yang memungkinkan mereka untuk beroperasi di rentang tegangan yang berbeda dan / atau pada kecepatan lebih tinggi. Selain 2-input OR Gate, 3 standar - Input 4-dan OR Gates juga tersedia. Dalam serial CMOS, yaitu: 4075: Triple 3-input OR Gerbang4072: 4 Input-Ganda OR GerbangVariasi TTL meliputi: 74LS32: Quad 2-input gerbang OR (daya rendah Schottky versi)74HC32: Quad 2-input gerbang OR (High Speed CMOS versi) - memiliki konsumsi arus yang lebih rendah / rentang Tegangan lebih luas74LVC32: tegangan rendah versi CMOS yang sama.HARDWARE BAHASA DESKRIPSImodul (a, b, c); masukan a, b, output c, atau (c, a, b) end; IMPLEMENTASINMOS ATAU gate.png
CMOS OR Gerbang Alternatif
Gerbang OR Dibangun Hanya Menggunakan NAND GatesJika tidak ada spesifik gerbang OR yang tersedia, satu dapat dibuat dari gerbang NAND dalam konfigurasi di bawah ini. Setiap gerbang logika dapat dibuat dari kombinasi dari gerbang NAND
WIRED-OR
Kabel gerbang OR dengan menggunakan kolektor terbuka gerbang NORDengan aktif rendah kolektor terbuka output logika, seperti yang digunakan untuk sinyal kontrol dalam banyak sirkuit, OR fungsi dapat diproduksi oleh kabel bersama-sama beberapa output. Susunan ini disebut kabel OR. Implementasi OR fungsi biasanya juga ditemukan dalam sirkuit terpadu N atau P-jenis proses transistor saja.